博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
CPLD/FPGA基础知识(一)——FPGA的结构
阅读量:5865 次
发布时间:2019-06-19

本文共 787 字,大约阅读时间需要 2 分钟。

CPLD/FPGA基础知识

  1. 1.         CPLD/FPGA的发展现状和发展趋势

发展方向:

l  低电压,大容量,低功耗

l  IP核复用,系统集成

l  动态可重构

一定条件下芯片不仅具有系统重新配置电路功能的特性,还具有在系统动态重构电路逻辑的能力。要求重构时间缩短到ns级。

l  与ASIC互容,结合应用需求,多元化发展

ASIC体积小,功耗低,功能强。

 

  1. 2.         Altera CPLD的基本结构

 

乘积项结构基础,位于中心的PIA,分布可编程连线四周的LMC,边沿的IOB。每个LMC中有一个触发器,16位乘法器和其他逻辑组成

 

 

  1. 3.         Altera FPGA的基本结构

LUT结构基础,LAB,可编程行列线,IOB,RAM。

 

LE是组成的基本单位,由 1个LUT和1个触发器和其他相关逻辑构成,每个LAB由8个LE组成;Xilinx公司的FPGA基本单位是SLICE,2个LUT和2个触发器,每个CLB包含4个SLICE。

 

 

  1. 4.         CPLD/FPGA的异同

同:都有可编程逻辑逻辑单元,具有组合、时序电路的设计能力。

异:

l  工艺:CPLD是FLASH工艺,掉电数据不丢失;FPGA基于SRAM工艺,数据掉电丢失,需配置存放配置文件的芯片

l  集成度:CPLD集成度(几千到几万)远远低于FPGA的集成度(几万到几百万);CPLD中的触发器也远远少于FPGA

l  结构:粗粒CPLD分块LMC少,灵活性低,互联为集总式,时间等延迟,可预测;细粒FPGA分块CLB(LAB)多,灵活性高,互联为分布式,延时不可控

l  应用:CPLD适用于控制密度型,组合电路复杂的电路;FPGA适用于数据密集型系统设计,时序电路的设计

 

  1. Altera CPLD/FPGA 集成开发工具及第三工具介绍

QUARTUSII和Modelsim-as

 

 

  1. 6.         CPLD/FPGA的设计流程简介及其各个步骤之间的关系

 

 

转载地址:http://ztynx.baihongyu.com/

你可能感兴趣的文章
es6 - filter for-chrome
查看>>
Centos下安装破解confluence6.3的操作记录
查看>>
PyCharm安装第三方库如Requests
查看>>
给你一天时间,你会从最懂钱的这些人身上学点啥?
查看>>
一本CTO开源的工程师职业发展规划指南
查看>>
福利丨所有AI安全的讲座里,这可能是最实用的一场
查看>>
滴滴春节前裁员:内部人士称是重组人才体系 末尾淘汰
查看>>
IT基础架构又有新概念?可组合基础设施是什么?
查看>>
万科创始人王石出任华大基因联席董事长 协助汪建管理
查看>>
西藏林芝边境小康村迎藏历新年
查看>>
普悠玛号将开放卖站票 台铁局:安全测试报告合格
查看>>
广东法院公开裁判文书超350万份
查看>>
福建宁德自闭症儿童家长:有爱,我们不孤独
查看>>
CBA全明星赛再遭吐槽,是因为不用心吗?
查看>>
区块链应用网易星球将上线黑钻直接兑换,这是要复活的节奏吗
查看>>
看看100万程序员怎么评论:美国 IT 公司程序员会加班吗?
查看>>
库克:销量下滑,因为中国人都等着攒钱买iphone8
查看>>
java开发转行大数据开发的学习路径
查看>>
使用RecyclerView的两个非传统型崩溃
查看>>
Java 多线程设计模式之基础概念
查看>>